Приветствую Вас Гость • Регистрация • Вход • RSS
Четверг, 19.7.2018
Главная » Файлы » Қазақша рефераттар » Аралас [ Добавить материал ]

В категории материалов: 31
Показано материалов: 11-20
Страницы: « 1 2 3 4 »

Сортировать по: Дате · Названию · Рейтингу · Комментариям · Загрузкам · Просмотрам

Синтез комбинированных схем памяти
Аннотация: Рассматривается принцип синтеза комбинированных схем памяти разного типа.
Ключевые слова: принцип построения, ПЗУ, ОЗУ, массив, адрес, управляющий сигнал, таблица, разрядность, закономерность,дешифратор, ОЗУ данных
Принцип построения комбинированных схем рассмотрим на примере. Допустим, необходимо построить схему, включающую в себяПЗУ информационного объема 4Кх8 на базе ИС информационного объема 1Кх4 каждая и ОЗУ информационного объема 8Кх8 на базе ИС информационного объема 256х1 каждая. Массив поддерживаемых адресов должен быть сплошным: за старшим адресом одного блока следует младший адрес следующего блока. Начальный адрес, поддерживаемый схемой, равен 000016. Схема представлена нарис. 15.1.
Построение схемы начинается с определения начертания ИС ПЗУ. 

Аралас | Просмотров: 773 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Синтез схем памяти
Аннотация: Рассматривается принцип наращивания разрядности и по шине данных, и по шине адреса.
Ключевые слова: разрядность, массив, адрес, исполнитель, функциональная схема
Типичным является случай, когда разрядность микросхемы памяти недостаточна и по ША, и по ШД. Для синтеза схемы памяти необходимое для обеспечения разрядности слова количество ИС объединяется в один блок ( "Построение схем памяти заданной структуры" ). Наращивание информационного объема обеспечивается соединением нужного количества таких блоков по правилам, изложенным в лекции 13. Пример синтеза схемы памяти информационного объема 1Кх8 на базе ИМС 256х1 каждая приведен на рис. 14.1. Здесь для обеспечения возможности хранения 8-разрядных чисел восемь ИС RAM объединяются в один блок: каждая ИМС служит для хранения своего разряда слова [1, 2]. Информационный объем блока составляет 256х8.

Аралас | Просмотров: 638 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Построение схем памяти заданной структуры
Аннотация: Рассматривается принцип наращивания разрядности по шине данных и шине адреса.
Ключевые слова: разрядность, ОЗУ, ПЗУ, место, таблица, конечные
Увеличение разрядности чисел
Как правило, разрядность данных одной ИМС памяти, оказывается недостаточной для хранения слова большой разрядности. Особенно это относится к ОЗУ, имеющим более сложную структуру запоминающего элемента, занимающего большее, нежели у ПЗУ,место на кристалле ИМС и хранящего часто лишь одноразрядные слова ( "Постоянные запоминающие устройства" ). Необходимаяразрядность при этом обеспечивается соединением нескольких однотипных ИМС по следующим правилам [1]:
•    на адресные шины всех ИМС параллельно подается один и тот же код адреса;
•    управляющие сигналы (выбора кристалла и управление записью и чтением) подаются на все ИМС одновременно;
•    каждая ИМС хранит свой разряд слова данных.
На рис. 13.1 приведена схема построения блока ОЗУ информационного объема 1Кх8 на базе ИМС информационного объема 1Кх1 каждая.

Аралас | Просмотров: 819 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Постоянные запоминающие устройства
Аннотация: Рассматривается классификация ПЗУ и организация каждого типа схем.
Ключевые слова: программатор, ПЗУ
Постоянные запоминающие устройства
Постоянные запоминающие устройства (ПЗУ) предназначены для постоянного, энергонезависимого хранения информации.
По способу записи ПЗУ классифицируют [1] следующим образом:
1.    однократно программируемые маской на предприятии-изготовителе;
2.    однократно программируемые пользователем с помощью специальных устройств, называемых программаторами - ППЗУ ;
3.    перепрограммируемые, или репрограммируемые ПЗУ - РПЗУ.
Масочные ПЗУ
Программирование масочных ПЗУ происходит в процессе изготовления БИС. Обычно на кристалле полупроводника вначале создаются все запоминающие элементы (ЗЭ), а затем на заключительных технологических операциях с помощью фотошаблона слоя коммутации реализуются связи между линиями адреса, данных и собственно запоминающим элементом. 

Аралас | Просмотров: 1034 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Двоичные числа и двоичная арифметика
Аннотация: Рассматривается двоичная система счисления как частный случай позиционной системы и основные правила двоичной арифметики.
Ключевые слова: вес, целое число, запись, аналогия, выражение, логический, основание, связь, восьмеричная система счисления, обратный код,дополнительный код, прямой, система счисления, сложение, вычитание
Принцип представления чисел в позиционных системах счисления
Позиционной называется система счисления, в которой вес разряда числа определяется его позицией в записи числа [1].
Вспомним нашу привычную десятичную систему счисления, в которой мы с детства производим все расчеты. Уже в начальной школе мы привыкли к терминам "единицы", "десятки", "сотни", "тысячи", "десятые", "сотые", "тысячные" и не задумываемся над тем, что они означают вес разряда, выраженный в виде числа, равного  , где   - целое число. 

Аралас | Просмотров: 1519 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Полупроводниковая память ЭВМ
Аннотация: Рассматривается классификация схем памяти и даются основные понятия описания схем памяти.
Ключевые слова: запись, операции, регистровая память, поле, адресация, память, матрица, разрядность, байт, бит, адрес, регистр адреса, объём, контроль, ОЗУ, быстродействие, элементы управления, запоминающее устройство, микропроцессор, оперативное запоминающее устройство, шина, ПЗУ, CAS
Память ЭВМ - это её функциональная часть, предназначенная для записи, хранения и выдачи данных.
Определим ряд терминов.
Запоминающее устройство (ЗУ) - устройство, физически реализующее функцию памяти данных и программ.
Обращение к ЗУ - это запись или считывание.
Быстродействие ЗУ - определяется продолжительностью операции обра-щения к ЗУ.

Аралас | Просмотров: 837 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Счетные схемы ЭВМ. Счетчики и сумматоры
Аннотация: Рассматривается принцип действия счётных схем как основы построения арифметических устройств.
Ключевые слова: кодирование, ПО, счетчик, Синхронный, триггер, логический, выход, инверсный выход, задний фронт сигнала,управляющие, выражение, минимизация, сумматор, анализ, значение, входной, таблицы состояний, активный, таблица, коммутация,JK-триггер, двоичный счетчик, сложение, счётчики
Счетными схемами, лежащими в основе построения арифметических устройств ЭВМ, являются счетчики и сумматоры. Любые, даже самые сложные, вычислительные схемы представляют собой комбинацию счетчиков различных разновидностей исумматоров, реализующих вычисления, как правило, в дополнительном коде (подробно кодирование информации в двоичном коде и соответствующая арифметика представлены в "Заключение" ).

Аралас | Просмотров: 1241 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Последовательностные функциональные узлы. Регистры и регистровая память
Аннотация: Рассматривается принцип действия регистров как элементов электронной памяти.
Ключевые слова: задний фронт сигнала, дешифратор адреса, register file, запоминающее устройство, логический, триггер, регистр,разрядность, байт
Регистр - это ИМС средней степени интеграции, предназначенная для запоминания и хранения многоразрядного слова.
Регистр-защелка
Простейший регистр представляет собой параллельное соединение нескольких триггеров (рис. 8.1,а). УГО регистра-защелки приведена на рис. 8.1,б. Если регистр построен на триггерах-защелках, то его называют регистр- "защелка". Как правило, в состав ИС регистра входят буферные усилители и элементы управления, например как показано на рис. 8.2,а. Здесь изображена функциональная схема 8-разрядного D -регистра-защелки КР580ИР82 с тремя состояниями на выходе.

Аралас | Просмотров: 856 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Последовательностные функциональные узлы. Триггеры
Аннотация: Рассматривается принцип действия триггеров как простейших элементов электронной памяти.
Ключевые слова: инверсный выход, RS-триггер, задний фронт сигнала, Синхронный, триггер, логическая схема
Цифровое устройство называется последовательностным [1, с.91], если его выходные сигналы зависят не только от текущих значений входных сигналов, но и от последовательности значений входных сигналов, поступивших на входы в предшествующие моменты времени. Поэтому говорят, что такие функциональные узлы "обладают памятью".
Триггер - это логическая схема с положительной обратной связью, которая может находиться только в одном из двух устойчивых состояний, принимаемых за состояние логического нуля и логической единицы.
В отличие от всех рассмотренных ранее комбинационных схем, работа которых определяется только входными сигналами, состояние триггера в текущий момент зависит и от его состояния в предыдущий момент времени. Иными словами, триггер - это схема с запоминанием 

Аралас | Просмотров: 861 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

Функциональные узлы комбинаторной логики. Мультиплексоры
Аннотация: Рассматривается принцип действия мультиплексоров.
Ключевые слова: связь, функциональная схема, прямой, активный, выход, информация, логическая схема, мультиплексор, адрес,разрядность
Мультиплексор (селектор) - это логическая схема, производящая выбор одного из нескольких информационных входов в соответствии с выбранным адресом и коммутацию выбранного информационного входа с единственным информационным выходом.


На рис. 6.1 показаны УГО мультиплексоров. Здесь MS - функциональное обозначение мультиплексора, А - входные линии адреса,D - входные информационные линии, Е - разрешающий вход, Y - выходная информационная линия. Связь между количеством выбираемых входных информационных линий N и входных линий адреса n та же, что у дешифратора [1]: N=2n.

Аралас | Просмотров: 1201 | Загрузок: 0 | Добавил: Admin | Дата: 11.06.2015 | Комментарии (0)

1-10 11-20 21-30 31-31